## APLICAȚIA 3 IMPLEMENTAREA CIRCUITELOR COMBINAȚIONALE ÎN LIMBAJUL VERILOG HDL SUMATORUL PE 2 BIȚI

#### 1. Rezumat

Acest laborator își propune prezentarea succintă a conceptelor de Verilog HDL necesare descrierii circuitelor combinaționale.

Vor fi trecute în revistă: tipurile de modele de descriere (flux de date, comportamental, structural, mixt) specifice unui circuit cu exemplificare pentru celula de însumare pe 1 bit, modulul Verilog HDL.

Circuitul descris este o celulă de însumare pe 1 bit cu 3 intrări. Se va folosi Xilinx ISE® pentru sinteză, simulare și implementare.

#### Obiectivele lucrării

Obiectivul acestui laborator este acela de cunoștere a noțiunilor fundamentale de Verilog HDL necesare descrierii unui circuit combinațional. De asemenea folosirea acestore în vederea realizării unui design simplu: celula de însumare pe un bit.

#### **Objective tehnice**

- 1. Familiarizare cu placa Nexys-2
- 2. Realizarea unui design simplu: sumator pe 2 biţi folosind ISE® WebPACK<sup>TM</sup> şi simularea lui.
- 3. Sinteza și implementare design.
- 4. Configurare FPGA Nexys-2.

#### Timp necesar

2-3 ore

#### Pregătirea pentru laborator

- Citiți documentul înainte de a începe realizarea practică.
- Salvați output-urile pentru fiecare cerință sau anunțați cadrul didactic în vederea prezentării rezultatelor.

## Echipamente și Materiale

Acces la software-ul Xilinx

| Necesar                                                      | Cantitate |
|--------------------------------------------------------------|-----------|
| Software ISE® WebPACK <sup>TM</sup> 14.4 de pe pagina de WEB | 1         |
| Xilinx, www.xilinx.com                                       |           |
| Plugin Digilent (www.digilent.com)                           | 1         |
| Placă Digilent Nexys 2                                       | 1         |
| Cablu PMOD                                                   | 1         |
| Placă de expansiune - PMODSw                                 | 1         |

## 2. Scurtă introducere în limbajul VerilogHDL

Verilog-ul este un limbaj de descriere hardware (HDL) care permite modelarea unui sistem digital la diferite niveluri de abstractizare: algoritmic, comportamental, poartă logică, sau chiar la nivelul comutator. Acesta se bucură de o mare popularitate în rândurile designerilor de hardware și a producătorilor de tool-uri CAD, datorită simplității acestuia, ce permite proiectarea si verificarea rapidă a circuitelor.

Dintre principalele caracteristici ale acestui limbaj amintim:

- Definirea de primitive logice elementare pentru porțile logice
- Permite modelarea circuitelor sub formă de flux de date, comportamental, structural și mixt;
- Descrierea circuitului se poate face la diferite niveluri de abstractizare: nivelul comutator, nivelul poartă logică, nivelul RTL (register transfer level), nivel algoritmic și transactional.
- Modelarea execuției concurente și a timpului

Modelarea unui sistem digital in limbajul Verilog se poate realiza în mai multe feluri. Elementul central in Verilog este constituit de noțiunea de modul. Acesta poate fi folosit pentru a modela atât elemente simple, cât și sisteme complexe. În esență un design Verilog complex poate fi asimilat

cu o multitudine de module interconectate, reprezentând subansamblele sale. În cadrul unui modul se pot întalni următoarele stiluri de modelare:

- Modelarea sub formă de flux de date;
- Modelarea comportamentală;
- Modelarea structurală;
- Modelarea mixtă;

În continuare, vor fi prezentate în mod succinct modelarea de tip flux de date, modelarea comportamentală și modelarea structurală pentru o celulă sumator pe 1 singur bit.

## 2.1 Modelarea prin flux de date

Aceasta se bazează pe instrucțiunea *assign*, ce reprezintă instrucțiunea de atribuire continuă. Ea realizează evaluarea continuă (reevaluează expresia de fiecare dată când unul dintre operanzi își modifică valoarea) a expresiei din dreapta egalului, și atribuie noua valoare unui semnal sau vector de semnale de tipul *net*. Sintaxa este următoare:

```
assign #intarziere semnal = expresie;
```

Instrucțiunile de tip *assign* sunt executate concurrent, adică nu este importantă ordinea în care acestea au fost scrise, execuția acestora fiind în paralel (simultan).

Un exemplu de modelare bazată pe flux de date este prezentat mai jos:

După cum se poate observa în exemplul de mai sus, modelarea de tip flux de date se potrivește atunci când se dorește descrierea circuitelor prin ecuațiile logice aferente acestuia.

## 2.2 Modelarea comportamentală

Are la bază construcții de tip *always*. Acestea permit o descriere de nivel înalt a comportamentului unui dispozitiv hardware prin folosirea unor instrucțiuni care se execută secvențial similare cu cele întâlnite în limbajele de programare, precum cele de decizie (*if, case*), repetitive (*for, while*), etc.

O clauză *always* trebuie să fie prevăzută cu un fel de control pentru timp. Acesta poate fi reprezentat fie de întârzieri (*wait* – așteaptă un interval de timp), fie de producerea unui eveniment (așteaptă modificarea unui semnal din lista de senzitivități). În lipsa acestora, codul este executat la infinit.

Semnalele ce iau valori în cadrul blocurilor *always* sunt de tipul *reg*. În Verilog HDL, cuvântul cheie *reg* denotă un semnal sau variabilă care poate memora o valoare la un moment dat. E important să nu fie confundat cu noțiunea de registru!

În exemplu de mai jos, apare descrierea comportamentală a celulei sumator complet pe 1 bit.

#### 2.3 Modelarea structurală

Modelarea structurală se bazează pe instanțierea unor module în interiorul modului descris, precum și conectarea modulelor instanțiate prin semnale de tip *wire*. Instanțierea unor module se poate face fie folosind module anterior descrise sau modelate, fie folosind primitive.

În exemplul de mai jos (Fig. 3.1), este prezentată modelarea celulei sumator complet pe 1 bit folosind primitive pentru porțile logice elementare.



Fig. 3.1 – Celula sumator descriere structură 1.[10])

```
'timescale 1 ns/1 ps

module full_adder_cell
            (input a, b, c_in,
                 output reg s, c_out)

wire w1, w2, w3;
wire w4;

and a1(w1, a, b);
and a2(w2, a, c_in);
and a3(w3, b, c_in);

or o1(c_out, w1,w2,w3);

xor x1(w4, a,b);
```

xor x2(s, s1, c in);

endmodule

## 3. Implementarea unui circuit sumator pe 2 biți

Reamintim paşii necesari implementării circuitului pentru dispozitive FPGA Xilinx:

#### Pas 1: Descrierea design-ului

• Circuitul va fi descris in Verilog HDL. Se va folosi descrierea comportamentală sau flux de date pentru celula sumator complet pe 1 bit, respective descriere strcuturală pentru sumatorul pe 2 biți alcătuit din 2 celule sumator complet.

## Pas 2: Sinteza design-ului

• Translatarea codului Verilog HDL şi/sau fişierelor cu scheme întrun format standard – fisier EDIF.

## Pas 3: Implementarea design-ului

• Translatare, mapare pe componentele FPGA-ului, alocarea componentelor specifice dispozitivului FPGA, și rutare în vederea stabilirii interconexiunilor dintre componente. Ieșirea acestui process este un fișier (.bit) folosit pentru programarea FPGA-ului.

## Pas 4: Configurare echipament Xilinx

• Descărcarea fisierului pe FPGA

# Pas 1 – Crearea unui proiect Xilinx ISE și descrierea unei circuit sumator pe 2 biți

Succint vor fi punctate etapele realizării unui proiect nou:

- Pentru pornire ISE: deschideți un terminal și tastați ise
- Creați un proiect nou în directorul workspace: Adder\_2bits
- În continuare realizați utilizând limbajul de descriere hardware Verilog componenta din figura de mai jos. La *Hierarchy* în tab-ul de *Design* selectați *Project* → *New source* deschide fereastra *New Source Wizard*. Pentru implementarea folosind descrierea Verilog HDL alegeți la *Select Source Type* − *Verilog Module*.

Proiectul va avea două surse:

- adder\_1bit\_cell aceasta reprezintă descrierea celulei sumator complet pe 1 bit; ea va avea în interfață 3 semnale de intrare (a,b,c\_in) şi 2 semnale de ieşire (s, c\_out); descriera acestui module este una de tip flux de date sau comportamental
- adder\_2bits este modulul care va implementa circuitul dorit; descrierea acestuia va fi structurală. Astfel, vom folosi 2 instanțe de celule sumator complet pe 1 bit; mai jos este descrisă interfața unui astfel de sumator. În descrierea de mai jos, trebuiesc completate semnalele interne modulului, precum și cele 2 instanțe de celule însumare.

//DE COMPLETAT LISTA DE SEMNALE INTERNE

//DE COMPLETAT DESCRIEREA STRUCTURALA

endmodule

• Adăugați la proiect un fișier de tip testbench . Project → New source deschide fereastra New Source Wizard, alegeți la Select Source Type – Verilog Test Fixture

Fișierul testbench este următorul.

```
module adder_2bits_tb;

// Inputs

reg [1:0] a; //operand 1

reg [1:0] b; //operand 2
```

```
//Outputs
   wire [1:0]sum;
   wire cout;
   // Instantiate the Unit Under Test (UUT)
   adder_2bits uut (
           .a(a),
           .b(b),
           .c_{in}(1'b0),
           .s(sum),
           .c_out(cout)
   );
   <mark>initial begin</mark>
           // Initialize Inputs
           a = 0;
           b=0;
           // Wait 100 ns for global reset to finish
           #100;
 always //toggle inputs for two bit adder
 begin
   #25 a = a+1'b1;
   #50 b = b+1'b1;
 end
endmodule
```

Simulați circuitul folosind simulatorul ISIM.

#### Pas 2 – Sinteza circuitului

La *Hierarchy* în tab-ul de *View* selectați *Implementation*. Se poate observa că fișierul testbench a dispărut.

În continuare selectați modulul care doriți să-l setați ca și top-level (cel al cărui design va fi programat pe FPGA) – *adder\_2bits*.

În tabul de Design dați click pe  $Synthesize \rightarrow Run$ . Alternativa este să dați dublu click pe Synthesize.





## Pas 3 – Implementarea circuitului

Înainte de a trece la configurarea design-ului pe placă mai avem nevoie de crearea fișierului .UCF. Acesta precizează modalitatea prin care pinii din design-ul nostru sunt conectati la pinii externi ai plăcii FPGA. Placa folosită este Nexys-2 cu FPGA-ul Spartan3-E 500 FG320. Toate aceste informații se găsesc specificate în manualul plăcii (Nexys-2 Board Reference Manual).

Circuitul pe care dorim sa-l verificăm folosește 4 comutatoare pentru intrări și 3 led-uri pentru ieșiri.

Va fi folosită componenta PmodSWT care este conectata la interfața PMOD2, atunci trebuie consultat manualul aferent acestuia și trebuie identificați pinii pentru conectorul PMOD2 ai plăcii Digilent Nexys-2.

Conform manualului componenta PmodSWT se prezintă astfel:



(sursa Error! Reference source not

## found.)

Aceste nume, împreună cu pinii aferenți mai pot fi identificați:

## CIRCUITE COMBINAȚIONALE: MODELARE VERILOG HDL

- De pe placă;
- Din Master UCF (de la producătorul plăcii);

Pentru placa Nexys-2, din manual studiați specificația pentru PMOD2 și extrageți informațiile referitoare la pini. Vor fi folosiți pinii indicați mai jos:

| Table 3: Nexys2 Prood Connector Pin Assignments |                  |                       |           |     |                                                           |           |           |                        |
|-------------------------------------------------|------------------|-----------------------|-----------|-----|-----------------------------------------------------------|-----------|-----------|------------------------|
| Pmod JA                                         |                  | Pmod JB               |           |     | Pmod JC                                                   |           | Pmod JD   |                        |
| JA1: L15                                        | JA7: K13         | JB1: M13              | JB7:      | P17 | JC1: G15                                                  | JC7: H15  | JD1: J13  | JD7: K14 <sup>1</sup>  |
| JA2: K12                                        | JA8: L16         | JB2: R18              | JB8:      | R16 | JC2: J16                                                  | JC8: F14  | JD2: M18  | JD8: K15 <sup>2</sup>  |
| JA3: L17                                        | JA9: M14         | JB3: R15              | JB9:      | T18 | JC3: G13                                                  | JC9: G16  | JD3: N18  | JD9: J15 <sup>3</sup>  |
| JA4: M15                                        | JA10: M16        | JB4: T17              | JB10:     | U18 | JC4: H16                                                  | JC10: J12 | JD4:; P18 | JD10: J14 <sup>4</sup> |
| Notes:                                          | 1 shared with LI | )3 <sup>2</sup> share | d with LI | )3  | <sup>3</sup> shared with LD3 <sup>4</sup> shared with LD3 |           |           |                        |

#### (sursa Error! Reference source not found.)

Va fi creat fisierul adder bit.ucf.

Se va continua prin implementarea și crearea fișierului de configurare .bit.

## Pas 4 – Configurare placă FPGA

Ultimul pas constă în descărcarea design-ului pe placă.

Din *Terminal* tastați:

djtgcfg prog -d Nexys2 -i 0 -f adder\_2bits.bit

#### 4. Exerciții

Realizati pașii indicați. Completați liniile de cod lipsă. Realizați design-ul și construiți tabelul de adevăr pentru un sumator cu operanzi pe 2 biți.

Verificați funcționarea corectă a design-ului pe placă!

## Bibliografie:

[1] Xilinx - Xilinx UG695 ISE In Depth Tutorial - http://www.xilinx.com/support/documentation/sw\_manuals/xilinx14\_1/ise\_tutorial\_ug695.pdf, 2012

#### CIRCUITE COMBINAȚIONALE: MODELARE VERILOG HDL

- [2] C. Kief, A. Vera, A. Haddad, Q. Cao. COSMIAC FPGA Tutorials http://cosmiac.org/thrust-areas/education-and-workforcedevelopment/fpga/ate-developed-material/.
- [3] J. F. Wakerly Digital Design: Principles and Practices, 3rd Edition, Prentice Hall, 2000
- [4] J. Bhasker A Verilog HDL Primer, Third Edition Star Galaxy Publishing, 2005
- [5] P. Chu RTL Hardware Design Using VHDL: Coding for Efficiency, Portability, and Scalability, Wiley IEEE Press, 2006
- [6] S. Brown, Z. Vrsaniec Fundamentals of Digital Logic with Verilog Design - McGraw-Hill, 2007
- [7] R. Haskell, D. Hanna Introduction to Digital Design Using Digilent FPGA Boards Block Diagram/Verilog Examples LBE Books, 2009
- [8] Digilent Nexys 2 Reference Manual https://www.digilentinc.com/Data/Products/NEXYS2/Nexys2\_rm.pdf
- [9] Digilent PMODSWT Reference Manual https://www.digilentinc.com/Data/Products/PMOD-SWITCH/Pmod%20SWT\_rm.pdf
- [10] O. Boncalo, A. Amăricăi. "Proiectarea circuitelor digitale folosind Verilog HDL Analiza și Sinteza". Editura Politehnica, 2011.